基于DSP和FPGA的實時視頻處理(lǐ)平台的設計與實現

方案編号 8CF0A1      标簽: FPGA、 DSP、 視頻采集、 圖像編碼、     類别: 消費電(diàn)子

方案設計圖:

方案關鍵器件表:

類型 型号 廠商(shāng) 說明
FPGA XC6VSX475T-2FFG1759C Xilinx 實時視頻處理(lǐ)平台

方案描述:

基于高速數字信号處理(lǐ)器(DSP)和大規模現場可(kě)編程門陣列(FPGA),來實現小(xiǎo)型化、低功耗的實時視頻采集、處理(lǐ)和顯示平台。其中(zhōng)的DSP負責圖像處理(lǐ),其外圍的全部數字邏輯功能(néng)都集成在一片FPGA内,包括高速視頻流FIFO、同步時序産(chǎn)生與控制、接口邏輯轉換和對視頻編/解碼器進行設置的I2C控制核等。通過增大FIFO位寬、提高傳輸帶寬,降低了占用(yòng)EMIF總線(xiàn)的時間;利用(yòng)數字延遲鎖相環邏輯,提高了顯示接口時序控制精(jīng)度。系統軟件由驅動層、管理(lǐ)層和應用(yòng)層組成,使得硬件管理(lǐ)與算法程序設計彼此分(fēn)離,并能(néng)協同工(gōng)作(zuò)。系統中(zhōng)的圖像緩沖區(qū)采用(yòng)了三幀的配置方案,使得該平台最終具(jù)有(yǒu)對PAL/NTSC兩種制式的全分(fēn)辨率彩色複合視頻信号進行實時采集、顯示和處理(lǐ)的能(néng)力。

深圳市科(kē)通技(jì )術股份有(yǒu)限公(gōng)司    客服電(diàn)話:(+86)755-26018083    郵箱:cs@comtech.cn

© Copyright 2018 www.comtech.cn | 京ICP證000000号 | 粵公(gōng)網安(ān)備 44030502003347号